定义:可编程逻辑阵列,简称PLA,是一种可编程逻辑器件,具有可编程的和门和或门。这些设备基本上是编程来实现布尔函数的。pla的基本元件是输入缓冲器、可编程与门矩阵和可编程或门矩阵。PLA允许使用可编程技术以SOP形式实现任何随机布尔函数。PLA Input Buffer的组成部分:基本上是缓冲在…(阅读更多…)关于PLA (Programmable Logic Array)
数字电子技术
移位寄存器
定义:移位寄存器是一种顺序逻辑电路,作为存储和传输二进制数据的单元。基本上移位寄存器是双向FIFO电路,它将每个时钟脉冲的输入数据的每一个比特移向输出。我们知道寄存器是用触发器来存储二进制数据的电路。每个触发器每次存储一位数据。因此,存储多位数据需要多个触发器。因此……(阅读更多…)关于移位寄存器
数字比较器-幅度和身份比较器
数字比较器是一种组合逻辑电路,用于比较两个二进制值。基本上,当比较输入端提供的两个数字值时,它在输出端产生所需的信号(低或高)。我们都知道组合电路(像加法器和减法器)产生输入端二进制值的加和减。但是,除了加法和减法,有些应用程序还需要比较两个值……(阅读更多…)关于数字比较器-幅度和身份比较器
同步计数器
定义:同步计数器是一种时钟信号同时提供给计数器电路中的每个触发器的计数器。更具体地说,我们可以说每个触发器都是与时钟输入同步触发的。与异步计数器不同,异步计数器使用单独的时钟脉冲触发触发器,同步计数器中的所有触发器都使用一个时钟脉冲触发。我们知道设计一个异步计数器很简单……(阅读更多…)关于同步计数器
异步计数器
定义:异步计数器是那些不在同步时钟上操作的计数器。在异步计数器中,只有第一个触发器使用时钟脉冲外部时钟,而连续触发器的时钟输入将是前一个触发器的输出。这意味着在计数器的排列中,只有一个时钟脉冲不是驱动所有触发器的。异步计数器也被称为ripple计数器,由连续的…(阅读更多…)关于异步计数器
逻辑门
定义:逻辑门是执行加、减、乘等逻辑功能的基本电子电路。对于任何数字系统来说,它都是基本构件,能够做出逻辑决策。当应用两个或多个输入时,它执行逻辑函数以产生输出。逻辑门的运算基本上是用代数表达式表示的。有时为了形成一个大的逻辑网络,一个栅极的输出被馈电到…(阅读更多…)关于逻辑门
半减法器
定义:半减器是一个数字电路,处理两个1位数字的减法。在这种情况下,所涉及的两个数称为减数和减数。在减法运算中,被减数要从被减数中减去。半减器电路由两个输入和两个输出组成。半减器电路的输入是减数和减数。另一方面,输出将是差额和借用。" HALF "这个词在…(阅读更多…)大约一半减法器
并行二进制加法器
定义:并行二进制加法器是由各种并行结构的全加法器组成的组合电路,当要加的数大于1位时,每一列都有一个全加法器进行加法器。并行二进制加法器中全加法器的数目取决于加法器中所包含的位数。如果要加4位的数,那么在并行二进制加法器中就会有4个满的加法器。并行二进制加法器可以…(阅读更多…)关于并行二进制加法器
一半加法器
定义:半加法器是能产生两个1位数字相加结果的数字电路。它由两个输入端组成,通过输入端可以给出1位数字进行处理。在此之后,半加法器生成数字的和,如果存在进位。单凭它的名字就很容易猜出它的工作原理。这是因为单词加法器由关键字“ADD”组成,这意味着添加任何数字。但是“一半”这个关键词意味着什么呢?你……(阅读更多…)一半加法器
解复用器
定义:解复用器执行多路复用器的反向操作,即它取单个输出,并可以引导该单个输出通过多个输出。输入信号要传递到的输出是由控制逻辑决定的。控制逻辑可以通过改变控制信号的值来操作。因此,它被称为解复用器,因为它接受一个输入并产生几个输出。可以有各种类型的解复用电路,这取决于…(阅读更多…)关于信号分离器